Basis der Digitaltechnik

- Alphabet \$0,13 / Each, Ifalsol 3

Grundfunktionon: UND - \* Vollständig

ODER - + Basis

Darstellung:

In Halbleider technologie:

NAND, NOR

| <u> </u> |    |          |       |             |       |       |
|----------|----|----------|-------|-------------|-------|-------|
|          | Xa | $\chi_z$ | Xa·Xz | $X_1 + X_2$ | X1+X2 | X. XZ |
|          | 0  | 0        | 1     | /           | 0     | 0     |
|          | 0  | 1        | 1     | 0           | 1     | 6     |
|          | 1  | 0        | Л     | Ø           | /     | 0     |
|          | 1  | 1        | ٥     | O           | 1 (   | 1     |

Anm: Mid NAND (NOR) Kann auch jede boolesche Funktion dargestellt worden.

Sti22e !

$$X_1 \cdot X_2 = \overline{X_1 \cdot X_2} \cdot \overline{X_1 \cdot X_2}$$

$$x_2$$
  $x_2$ 



Darstellung von Funktionen

- · Term · Funktionstabello · SK: 22e: "Gattern" + Versindungen Umformen von Funktionen -> Zieltech nologie · Algebraisches Umformen / Rechennegeln · Karnaugh - Diagramm 1 Variabe X Z Variablen K, X2 4 Variablen X, X2 X3X4 Q=0111 6:0001 Y (x1, x2, x3) = \( \overline{x}\_1 \overline{x}\_2 \overline{x}\_3 + \overline{x}\_2 \overline{x}\_3 + \overline{x}\_1 \overline{x}\_2 \overline{x}\_3 + \overline{x}\_2 \overline{x}\_3 + \overline{x}\_2 \overline{x}\_3 + \ov -> 11: Basisop's x1 12 X3
  - Xz·X3 + xz·X3 30p's

    Minimieren dor Anzahl slor Operatoren:

    Minimiere Anzahl und Länge der Terme

    ≜ über decke 1'en im Diagramm mit

x2. x3 + X2. X3 - 3 0ps

Minimiere Anzahl und L € Überdecke 1'en im Diagramm mit möglichst großen, möglichst wenigen Rechbecken.  $\overline{X_1} \cdot \overline{X_2} + X_1 \cdot X_2$ X1 · X2 + X1 X3 + X1 X3 X4 Regeln der Schooltalgebrow! T=0, 0=1 0+0=0 , 1.1=1... De Morgan'sche Regelu X1. X2 = X1 + X2  $\overline{X_4 + X_2} = \overline{X_4 \cdot X_2}$ Associative gesetze:  $(x_1 + x_2) + X_3 = x_1 + (x_2 + x_3)$ Kommu tativ p.  $X_1 + X_2 = X_2 + X_A$ Distributing: (0x1.(x2+x3) = x1.x2 + x1.X3 = X1. X1 + X1. X2 + Xz. X1 + Xz. X3 = K1 + X1. X3 + X1. X2 + X2. X2 = X1 + X2. X3 Realisierung mit Schaltern (Transistoren) und Widerstanden

OV— IR — 5 V

Y d.h. NAND(X1, X2)

X2=1

Y=0V

Strukdurierte Logik -> Normalformen